Imagen de cubierta local
Imagen de cubierta local
Imagen de Google Jackets

Sistemaas Digitales Organización y Diseño del Hardware

Por: Colaborador(es): Tipo de material: TextoTextoIdioma: Español Detalles de publicación: Mexico: Limusa S. A., 1993.Edición: Primera EdiciónDescripción: 658 paginas Graficos, figuras, ilustraciones 22.5 cmsISBN:
  • 968-18-4430-0
Tema(s): Clasificación CDD:
  • 21 621.381 958 H645s
Contenidos:
1. Introducción. 2. Arquitectura de un procesador representativo de 32 BITS. 3. Componentes estructurales del sistema. 4. Convenciones de diseño. 5. Introducción a un lenguaje de programación de Hardware (AHPL) 6. Organización de la máquina y programas de hardware. 7. Realizaciones de hardware. 8. Microprogramación. 9. Comunicaciones entre sistemas. 10. Interrupciones de E/S y mapeo de la memoria de entrada/salida. 11. Periféricos e interfases. 12. Comunicaciones en serie implementación del control de errores. 13. Métodos de memorias para grandes sistemas. 14. Adición a alta velocidad. 15. Multiplicación y división. 16. Aritmética de punto flotante. 17. Incremento de la capacidad de la CPU.
Etiquetas de esta biblioteca: No hay etiquetas de esta biblioteca para este título. Ingresar para agregar etiquetas.
Valoración
    Valoración media: 0.0 (0 votos)
Existencias
Imagen de cubierta Tipo de ítem Biblioteca actual Signatura Estado Fecha de vencimiento Código de barras
Libros Libros Ingeniería Eléctrica 621.381 958H645s (Navegar estantería(Abre debajo)) Disponible IELL01696

1. Introducción. 2. Arquitectura de un procesador representativo de 32 BITS. 3. Componentes estructurales del sistema. 4. Convenciones de diseño. 5. Introducción a un lenguaje de programación de Hardware (AHPL) 6. Organización de la máquina y programas de hardware. 7. Realizaciones de hardware. 8. Microprogramación. 9. Comunicaciones entre sistemas. 10. Interrupciones de E/S y mapeo de la memoria de entrada/salida. 11. Periféricos e interfases. 12. Comunicaciones en serie implementación del control de errores. 13. Métodos de memorias para grandes sistemas. 14. Adición a alta velocidad. 15. Multiplicación y división. 16. Aritmética de punto flotante. 17. Incremento de la capacidad de la CPU.

En español

No hay comentarios en este titulo.

para colocar un comentario.

Haga clic en una imagen para verla en el visor de imágenes

Imagen de cubierta local
CONTACTOS:

Av. 6 de Octubre #5715 entre Cochabamba y Ayacucho, Oruro-Bolivia.
Teléfonos:
Vice Rectorado (591) (2) - 52 55543.

ENCUENTRANOS EN LAS REDES

Universidad Tecnica de Oruro @ 2022.
Todos los derechos reservados.

Con tecnología Koha